[Процессоры] Проектирование процессорного устройства «Койяанискаци» шаг за шагом
Автор
Сообщение
news_bot ®
Стаж: 6 лет 9 месяцев
Сообщений: 27286
В отличии от аналогичных материалов по проектированию процессора с применением справочного материала книги «Код» Чарльза Петцольда и придерживанием некоторых правил, здесь будет изложена позиция проектировщика лишь на собственном опыте. Основной акцент будет направлен на построение автомата программного управления с машинным кодом, который представляется не сухим набором нулей или единиц, но читаем аббревиатурами двухсимвольных слов шестнадцатеричной системы счисления. Здесь машинный код будет придерживаться парадигмы псевдокода, который довольно легко понимаем подготовленным разработчиком и легко исполняем на уровне железа малой ТТЛ-номенклатурой данным целевым проектируемым процессорным устройством.
ПарадигмаЗдесь довольно важно особенно выделить то, что машинный код должен выглядеть в относительно беглом субъективном восприятии именно псевдокодом на полях таблиц дампа и как можно минимально отдавать эзотеричностью каких-либо битовых полей.
Дешифратор Команд Одним из самых важных и ключевых элементов любого автомата является устройство декодирования именно того действия в определённый момент времени, которое имел ввиду сам программист, когда составлял порядок этих команд в своих алгоритмах.
Сначала необходимо в Logisim сделать набросок дешифратора «Кода-Койяанискаци», использовав наиболее доступные логические элементы из номенклатуры выпускаемой серии ТТЛ, чтобы обеспечить лёгкую сборку дешифратора на реальных микросхемах.
Здесь придумываем дешифратору Условное Графическое Обозначение, что необходимо для обеспечения компактности и наглядности целой схемы автомата в перспективе, а также для проверки корректности работы дешифрации всех 256 кодов инструкций.
Регистры Безвременных ПрефиксовКогда визуальное тестирование работоспособности дешифратора прошло нормально и без видимых сбоев, пришло время подключить основные регистры хранения индексов активных РОН, срабатывающих по командам группы REG как архитектурные префиксы.
Для обеспечения хранения векторов маршрутизации данных инструкциями АЛУ и ОЗУ, добавляется ещё один регистр и два связанных мультиплексора, с помощью которых можно связывать произвольные регистры любых групп в качестве операндов команд.
Сами по себе эти регистры не предназначены для хранения результатов вычислений и выполняют своего рода роль указателей на нужные регистры, чтобы обеспечить в программе управляемое взаимодействие между всеми доступными РОН и/или памятью.
Архитектурное СостояниеОбеспечение нормального программного взаимодействия всех регистров нуждается в наличии двухпортового Регистрового Файла, отсутствующего в составе библиотек у Logisim, вынуждает искать другие более-менее затратные альтернативные решения. Классический Койяанискаци имеет довольно сложный Регистровый Файл, который тут не рассматривается в качестве наглядного примера и требуется разработка нового решения по организации многотактового Регистрового Файла с медленным доступом. Так как схема получилась однотактовой, организовать Регистровый Файл в ОЗУ тут достаточно сложно и появляется необходимость построения многотактовой схемы со множеством специальных циклов, сменяющих друг друга в строго заданном порядке.
Алгоритмическое выражение счётчика циклов может описываться как «m &= m - 1» с последовательным выключением всех активных битов архитектурного состояния, где в определённый момент Машинного Цикла активируются только ключевые узлы схемы. Максимально развёрнутый прототип Счётчика Машинных Циклов представить можно на эскизе подобной схемы, которая достаточно сложна к пониманию логики её работы.
Наиболее оптимальным и универсальным вариантом может служить и подобный эскиз:
И для использования в схеме Условное Графическое Обозначение может быть таким:
С помощью вентилей 3-ИЛИ-логики теперь можно сигнал каждой из команд перевести в битовую маску нужных циклов, необходимых для корректного исполнения команды, на весь период выполнения которой счётчик команд будет временно приостановлен.
ЗаключениеИтак, как можно убедиться, чтобы хоть более-менее начать разбираться в нюансах самостоятельного построения программируемого автомата, нам достаточно обойтись даже базовыми знаниями на уровнях прорисовки схемы моргающей ёлочной гирлянды. Здесь намеренно не использовались никакие известные всем справочные материалы, чтобы творческий процесс был более захватывающим и свободным от всяких мировых тенденций и трендов, не обращая внимания на все возможные просчёты или ошибки.
В следующей части я постараюсь продолжить своё пошаговое построение «процессора акына»,
так как новый черновой вариант у меня почти работает, но я решил его перерисовывать с нуля,
а заодно и задокументировать все ключевые стадии…
===========
Источник:
habr.com
===========
Похожие новости:
- [Производство и разработка электроники, Процессоры, IT-компании] Intel якобы обсуждает возможность заказа чипов на фабриках TSMC и Samsung
- [Карьера в IT-индустрии, Процессоры, IT-компании] Разработчик процессоров Джим Келлер перешел на работу в Tenstorrent
- [История IT, Процессоры, IT-компании] Бывший инженер Apple рассказал, как 10 лет назад началась разработка технологии, на основе которой создан чип M1
- [Компьютерное железо, Финансы в IT, Видеокарты, Процессоры] ASUS повышает цены на видеокарты и материнские платы
- [Читальный зал, Процессоры] Apple M1 предвещает взлет RISC-V (перевод)
- [Софт, Настольные компьютеры, Ноутбуки, Процессоры, Игры и игровые приставки] Пользователи обнаружили, что Epic Games Launcher нагружает ЦП и отсылает данные телеметрии даже в простое
- [Компьютерное железо, Процессоры] Минпромторг отменил уже разыгранные конкурсы на разработку новых отечественных процессоров
- [Производство и разработка электроники, Процессоры, IT-компании] Эксперты проанализировали внутренности чипа Apple M1 и сравнили их с системой на кристалле A14 Bionic
- [Высокая производительность, Компьютерное железо, Настольные компьютеры, Процессоры] Да ты гонишь! Почему на одних конфигурациях оперативка разгоняется выше, чем на других
- [История IT, Процессоры, IT-компании] Инженер рассказал, что Intel продавала конкурентам Apple технологии, реализованные в первом MacBook Air
Теги для поиска: #_protsessory (Процессоры), #_ezotericheskij (Эзотерический), #_protsessor (Процессор), #_simuljatsija (Симуляция), #_ttl (ТТЛ), #_logisim, #_verilog, #_esoteric, #_processor, #_ttl, #_protsessory (
Процессоры
)
Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете голосовать в опросах
Вы не можете прикреплять файлы к сообщениям
Вы не можете скачивать файлы
Текущее время: 25-Ноя 08:05
Часовой пояс: UTC + 5
Автор | Сообщение |
---|---|
news_bot ®
Стаж: 6 лет 9 месяцев |
|
В отличии от аналогичных материалов по проектированию процессора с применением справочного материала книги «Код» Чарльза Петцольда и придерживанием некоторых правил, здесь будет изложена позиция проектировщика лишь на собственном опыте. Основной акцент будет направлен на построение автомата программного управления с машинным кодом, который представляется не сухим набором нулей или единиц, но читаем аббревиатурами двухсимвольных слов шестнадцатеричной системы счисления. Здесь машинный код будет придерживаться парадигмы псевдокода, который довольно легко понимаем подготовленным разработчиком и легко исполняем на уровне железа малой ТТЛ-номенклатурой данным целевым проектируемым процессорным устройством. ПарадигмаЗдесь довольно важно особенно выделить то, что машинный код должен выглядеть в относительно беглом субъективном восприятии именно псевдокодом на полях таблиц дампа и как можно минимально отдавать эзотеричностью каких-либо битовых полей. Дешифратор Команд Одним из самых важных и ключевых элементов любого автомата является устройство декодирования именно того действия в определённый момент времени, которое имел ввиду сам программист, когда составлял порядок этих команд в своих алгоритмах. Сначала необходимо в Logisim сделать набросок дешифратора «Кода-Койяанискаци», использовав наиболее доступные логические элементы из номенклатуры выпускаемой серии ТТЛ, чтобы обеспечить лёгкую сборку дешифратора на реальных микросхемах. Здесь придумываем дешифратору Условное Графическое Обозначение, что необходимо для обеспечения компактности и наглядности целой схемы автомата в перспективе, а также для проверки корректности работы дешифрации всех 256 кодов инструкций. Регистры Безвременных ПрефиксовКогда визуальное тестирование работоспособности дешифратора прошло нормально и без видимых сбоев, пришло время подключить основные регистры хранения индексов активных РОН, срабатывающих по командам группы REG как архитектурные префиксы. Для обеспечения хранения векторов маршрутизации данных инструкциями АЛУ и ОЗУ, добавляется ещё один регистр и два связанных мультиплексора, с помощью которых можно связывать произвольные регистры любых групп в качестве операндов команд. Сами по себе эти регистры не предназначены для хранения результатов вычислений и выполняют своего рода роль указателей на нужные регистры, чтобы обеспечить в программе управляемое взаимодействие между всеми доступными РОН и/или памятью. Архитектурное СостояниеОбеспечение нормального программного взаимодействия всех регистров нуждается в наличии двухпортового Регистрового Файла, отсутствующего в составе библиотек у Logisim, вынуждает искать другие более-менее затратные альтернативные решения. Классический Койяанискаци имеет довольно сложный Регистровый Файл, который тут не рассматривается в качестве наглядного примера и требуется разработка нового решения по организации многотактового Регистрового Файла с медленным доступом. Так как схема получилась однотактовой, организовать Регистровый Файл в ОЗУ тут достаточно сложно и появляется необходимость построения многотактовой схемы со множеством специальных циклов, сменяющих друг друга в строго заданном порядке. Алгоритмическое выражение счётчика циклов может описываться как «m &= m - 1» с последовательным выключением всех активных битов архитектурного состояния, где в определённый момент Машинного Цикла активируются только ключевые узлы схемы. Максимально развёрнутый прототип Счётчика Машинных Циклов представить можно на эскизе подобной схемы, которая достаточно сложна к пониманию логики её работы. Наиболее оптимальным и универсальным вариантом может служить и подобный эскиз: И для использования в схеме Условное Графическое Обозначение может быть таким: С помощью вентилей 3-ИЛИ-логики теперь можно сигнал каждой из команд перевести в битовую маску нужных циклов, необходимых для корректного исполнения команды, на весь период выполнения которой счётчик команд будет временно приостановлен. ЗаключениеИтак, как можно убедиться, чтобы хоть более-менее начать разбираться в нюансах самостоятельного построения программируемого автомата, нам достаточно обойтись даже базовыми знаниями на уровнях прорисовки схемы моргающей ёлочной гирлянды. Здесь намеренно не использовались никакие известные всем справочные материалы, чтобы творческий процесс был более захватывающим и свободным от всяких мировых тенденций и трендов, не обращая внимания на все возможные просчёты или ошибки. В следующей части я постараюсь продолжить своё пошаговое построение «процессора акына», так как новый черновой вариант у меня почти работает, но я решил его перерисовывать с нуля, а заодно и задокументировать все ключевые стадии… =========== Источник: habr.com =========== Похожие новости:
Процессоры ) |
|
Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете голосовать в опросах
Вы не можете прикреплять файлы к сообщениям
Вы не можете скачивать файлы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете голосовать в опросах
Вы не можете прикреплять файлы к сообщениям
Вы не можете скачивать файлы
Текущее время: 25-Ноя 08:05
Часовой пояс: UTC + 5